# Análisis de Señales y Sistemas Digitales 2020

# **Trabajo Práctico No1**

## Muestreo

Se pide implementar el esquema de la siguiente figura:



Figure 1: Esquema a implementar

El esquema propuesto permite realizar el muestreo natural e instantáneo de una señal  $x_{in}(t)$ , y su recuperación con un error acotado. Antes de comenzar, se recomienda la lectura de todo el trabajo práctico, pues el sistema que van a implementar debe ser capaz de manejar todas las instancias que se piden en el mismo.

## Consideraciones:

- a. Para el diseño del circuito se debe prever una única fuente de alimentación externa que puede ser bipolar. El diseño debe garantizar el máximo rango dinámico posible. Tenga en cuenta la mínima atenuación (Aa) exigida al filtro anti alias y al recuperador. Explicite claramente el criterio adoptado para definirlas.
- b. Todos los bloques que implementan al sistema deben ser montados en una misma placa impresa. Debe prestarse especial atención a las recomendaciones básicas que afectan la performance de circuitos analógicos y digitales. Para ello se recomienda investigar sobre el tema para que no atente contra la funcionalidad. Se penalizará la omisión de este análisis.

- c. El sistema implementa:
- 1. Muestreo natural con y sin filtro antialiasing.
- 2. Sample & Hold con y sin filtro antialiasing. El integrado de S&H a utilizar es el LF398.
- 3. Generador de tren de pulsos variable en amplio rango de frecuencias y Duty Cycle ajustable, ambos en forma independiente.
- 4. Posibilidad de utilizar la llave analógica para anular la señal durante el tiempo de sample del S&H (conservar el tiempo de hold), generando un sistema de muestreo instantáneo (remuestreo).
- 5. Filtro recuperador

Para poder realizar las distintas operaciones del TP, el circuito deberá contener un conjunto de jumpers o llaves como las presentadas o similares que permitan manejar apropiadamente todas las opciones pedidas.

#### 1-Oscilador

Diseñar un oscilador que genere un tren de pulsos de Duty y frecuencia variables en forma independiente y que se ajuste a lo siguiente:

Las especificaciones del oscilador, que deben encontrarse a partir de los datos y de la aplicación dada, son determinadas en función exclusiva del requerimiento del sistema.

Justificar el circuito elegido. Establecer limitaciones y variaciones incorporadas. Implementar el circuito y medir las especificaciones reales.

# 2-Filtros

Diseñar los filtros pasa bajos que cumplan con las especificaciones básicas de la siguiente tabla. Definir las restricciones adicionales que impone el sistema.

| fa     | Ар  | Aa   |
|--------|-----|------|
| 1.5 Fp | 1dB | 41dB |

Recordar que las características del filtro indicarán el criterio a seguir respecto a los márgenes de error tolerables. A partir de esos datos se pide implementarlos, según se detalla:

- Definir criterios adecuados de diseño para la elección de fp.
- Medir y graficar la respuesta en frecuencia de cada uno donde se ponga en evidencia la banda de paso, la banda de transición y la banda atenuada.

- Simular los filtros y comparar los resultados con los modelos teóricos y la implementación de los mismos.
- Documentar el proceso de diseño.
- Evaluar la necesidad de considerar las desviaciones en los valores de componentes, para lo cual se recomienda hacer un análisis estadístico de la respuesta en frecuencia para una variación en todos los componentes (Montecarlo).
- Indicar las consecuencias de la no idealidad de cada filtro en la aplicación actual.

Siendo que la placa tiene fines didácticos y no será utilizada con un ADC, es apropiado suponer para el diseño de filtros que se trabajará con una conversión analógica/digital de 8 bits.

#### 3-Llave analógica

Seleccionar la(s) llave(s) analógica(s) que deberán realizar el muestreo natural. Justificar la elección mediante hoja de datos.

# 4- Sample and Hold

Dadas las siguientes entradas, con fo = 20 N kHz.

- $V_{in1} = V_{MAX} \operatorname{sen}(2\pi \frac{fo}{12}t)$
- $V_{in1} = V_{MAX} \cos(2\pi \ 12 \ fo \ t)$

Medir la señal a la salida del Sample & Hold para las frecuencias dadas cuando se emplean los siguientes capacitores: I)  $C_h \le 150 \text{ pF}$ , II)  $C_h \ge 47 \text{ nF}$ .

- a. Indicar las diferencias observadas entre las mediciones con ambos capacitores. Graficar la señal presente en cada caso, **explicar** y sacar conclusiones.
- b. Buscar información en las hojas de datos del LF 398, determinar características y el valor del capacitor más apropiado para las mediciones que se deben realizar, procurando utilizar el valor del tiempo de sample más conveniente. Se debe acotar el error total de la muestra en hold suponiendo que se hará una conversión analógico-digital de 8 bits, cuya máxima representación (255) corresponde a una señal de entrada de 5V. De ser necesario, indicar las limitaciones que introduce en el rango dinámico del sistema. Analizar, en base a las curvas más críticas de la hoja de datos, en qué condiciones óptimas trabajará el sistema.
- c. Indicar algún circuito de corrección de offset, e incorporarlo a la placa si el sistema lo requiere.
- d. Investigar un integrado S&H alternativo e indicar ventajas y desventajas respecto al LF 398 (Si se consigue uno mejor, se lo encarga con antelación suficiente y se lo emplea apropiadamente, realizando los análisis pertinentes se lo considerará como un plus).

#### 5-Entorno de simulación

Desarrollar un programa<sup>1</sup> con que permita simular el comportamiento de las distintas partes de la placa de muestreo:

- FAA
- Sample and Hold
- Llave Analógica
- FR

Recuerde que al igual que la placa, se deberá utilizar exactamente la misma frecuencia para el muestreo natural que para el instantáneo. Se debe poder bypassear la etapa que se quiera y poder graficar en todos los nodos del sistema la señal en el tiempo y su espectro (pista: investigar qué hace la función "FFT"). Grafique los datos según considere necesario para dejar en evidencia el funcionamiento del sistema.

# 6-Mediciones Básicas

Se empleará la siguiente configuración:

• Muestreo natural: FAA + Llave analógica + FR

• Muestreo con Sample and Hold: FAA + S&H + FR

En cada caso se ingresará al mismo con las siguientes señales de entrada:

- $X_A = A \cdot \cos(2\pi f_{in} \cdot t)$ ,  $f_{in} = N/2$  kHz
- X<sub>B</sub> → Ver Tabla

| Función                          | Descripción Temporal                        | Grupo         |
|----------------------------------|---------------------------------------------|---------------|
| <sup>3</sup> / <sub>2</sub> Seno | Seno de amplitud $V_{MAX}$ entre 0 y $3\pi$ | 1, 2, 3,4,5,6 |
| Exponencial                      | $V_{MAX} \cdot e^{- x }$ entre -5 y 5       | 1             |
| Cuadrática                       | $V_{MAX} \cdot x^2$ entre -2 y 2            | 2             |
| Triangular                       | Triangular simétrica de pico $V_{MAX}$      | 3             |
| Sinc                             | $V_{MAX} \cdot sinc(x)$ entre -4 y 4        | 4             |
| Diente de sierra                 | Amplitud máxima $V_{MAX}$                   | 5             |
| Cuadrada                         | Amplitud máxima $V_{MAX}$                   | 6             |

V<sub>MAX</sub> hace referencia a la tensión máxima admitida por el sistema.

<sup>&</sup>lt;sup>1</sup>Un programa debe presentar una interfaz unificada tanto para el ingreso como para la salida de datos y no ser meramente una colección de scripts. Una GUI sencilla puede ser de utilidad.

Al emplear el sistema se intentará obtener, cuando sea posible, los siguientes resultados:

- a. Salida proporcional a la entrada con la menor distorsión posible.
  Buscar aquí el caso óptimo para las variables fs (definir rango), A (definir rango) y Duty cycle del oscilador (no superar el 50%).
  Hallar el porcentaje de potencia recuperada. Justificar los valores de las variables elegidos.
- b. Idem inciso (a) pero con:
  - 1.  $f_{in} \le f_p/2 \text{ con } f_s = f_a$
  - 2. f<sub>in</sub>=f<sub>a</sub> definir rango de f<sub>s</sub>
- c. Sólo con la entrada  $X_A$ : ingresar con una frecuencia  $f_{in} = f_s \le f_p$  y justificar matemáticamente lo observado.
- d. Sólo con las entradas determinadas en X<sub>B</sub>: Variar su frecuencia hasta que comiencen a manifestarse problemas de alias a la salida del FAA. ¿Qué problemas se manifiestan? ¿Por qué?

Para cada muestreo y cada entrada:

- Utilizar el programa del punto 5 para simular las condiciones de cada uno de los ensayos realizados sobre la placa. Obtener los espectros y las señales en cada punto del sistema.
- Contrastar la simulación con los datos obtenidos experimentalmente. Justificar las diferencias observadas.
- En todos aquellos casos en que no haya aliasing ni se utilice el filtro recuperador, indicar la plantilla completa del filtro real capaz de recuperar la señal.

#### 7-Remuestreo

$$X_{C} = A_{MAX} \cdot \left[ \frac{1}{2} \cdot \cos\left(2\pi \left(1.8f_{in}\right)t\right) + \cos\left(2\pi \left(2f_{in}\right)t\right) + \frac{1}{2} \cdot \cos\left(2\pi \left(2.2f_{in}\right)t\right) \right]$$

La señal modulada en AM  $X_C$  es muestreada por el S&H en las condiciones que considere óptimas y luego remuestreada por la llave analógica. Hallar el valor apropiado del tiempo de hold,  $C_h$  y tiempo de sample para esa señal. Buscar la relación de compromiso óptima entre las variables para este caso.

Medir las señales en el osciloscopio y en el analizador de espectro. Describir los resultados. Encontrar semejanzas y diferencias con la simulación en cada punto relevante de la placa.

## 8-Muestreo Sub Nyquist

La señal X<sub>C</sub> se emplea ahora en el sistema sin filtro antialias ni recuperador.

Para los siguientes casos:

- a. Muestreo natural, para f in = 0.8fp, fs óptimo, Duty Cycle 25%.
- b. Muestreo con S&H, para f in = 0.8fp, fs óptimo, Duty Cycle 5%.

Hallar el rango de frecuencias Sub Nyquist con las cuales se puede realizar el muestreo.

Usar el simulador para obtener la señal en cada paso y su espectro.

#### Nota:

Lo que se va a pedir es:

Obtención en forma analítica (ecuaciones) las señales en cada nodo.

Simulación con Python (usando ecuaciones del punto previo)

Simulación con SPICE

Esquemático + PCB en Altium